A construção do data center de IA requer uma largura de banda massiva de acelerador para acelerador e de acelerador para CPU. No centro dessa ponte de largura de banda está a tecnologia PCIe, que precisa evoluir constantemente para satisfazer os requisitos de largura de banda massivos. Hoje, o PCI-SIG, o grupo de trabalho por trás do conector PCI e PCIe, está divulgando detalhes sobre a versão 0.9 quase pronta do conector PCIe 7.0 e suas especificações finais. O mais recente PCIe 7.0 trará velocidades de 128 GT/s, com uma largura de banda bidirecional de 512 GB/s na configuração de pista x16. Aplicativos direcionados como Ethernet 800G, IA/ML, nuvem, computação quântica, hiperescaladores, provedores militares/aeroespaciais e de nuvem precisam de uma largura de banda massiva para que seus respectivos aplicativos e casos de uso funcionem perfeitamente.
Curiosamente, à medida que o PCIe dobra a largura de banda em relação à cadência tradicional de três anos, a alta largura de banda para coisas como armazenamento está se tornando disponível em cada vez menos pistas. Por exemplo, o PCIe 3.0 com x16 pistas fornece 32 GB/s de largura de banda bidirecional. E agora, o PCIe 7.0 fornece a mesma largura de banda em apenas uma única pista x1. Alguns outros objetivos do novo PCIe 7.0 incluem melhorias significativas nos parâmetros do canal e na integridade do sinal, ao mesmo tempo em que melhora a eficiência energética e mantém as características de baixa latência do protocolo. Tudo isso garantindo compatibilidade completa com as gerações anteriores do padrão. Notavelmente, o padrão PCIe 7.0 usa sinalização PAM4, que foi apresentada pela primeira vez para PCIe 6.0. Aqui está um bom primer de sinalização PAM4 se você quiser aprender mais sobre sinalização PAM4. Abaixo estão as especificações das gerações PCIe e suas respectivas características. Esperamos ver a versão final v1.0 até o final do ano, e alguns aceleradores PCIe 7.0 no ano que vem.
Fonte: techpowerup
Nenhum comentário:
Postar um comentário